Re: [情報] AMD:走自己的大小核道路 避免i皇AVX512
也不是Intel當白老鼠,廢掉AVX512是有原因的
Intel核心面積很大顆,
這個是RaptorLake S 8P16E的長相
https://i.imgur.com/o1BIMQK.jpg
一個P core快可以是4個E core
(來源在下面)
https://en.wikichip.org/wiki/intel/microarchitectures/raptor_lake
如果Intel塞更多P Core,
代表的是省電的E core減少之外,還等同一次會減4個 E core
至於為什麼Intel 的E core會比較省電,以現象學來說只知道關掉Avx512之後省很多電,這也導致後來Intel在發展省電CPU時曾經不支援AVX512
https://bit.ly/42kNdvb
比方當年的筆記型處理器,賽揚跟奔騰就拔掉過
這種反覆的經驗其實當年就看得出他們在抉擇
到了12、13代Intel CPU時,E core本身不支援AVX512, 只有P core支援,
變成一個AVX512與E core之間的零和遊戲,
不能在支援E core的同時支援AVX-512
至於A家,因為架構本身並不相同,
Zen從一開始就沒這種支援不支援的問題
再來看看Zen4
https://i.imgur.com/VDxIJIZ.jpg
來源在這
https://bit.ly/3CahKRZ
可以看出來A家的面積相對小快一半之外
在布局上AMD給L2/L3快取的空間還很大
https://i.imgur.com/IEl1mo8.jpg
如果後面要搞大小核,
空間跟布局上的優勢馬上就能顯現出來
所以並不是說「Intel當白老鼠」之類的就能看待這件事
另外,異質多核心跟混合架構運算,
A家從APU、Crossfire、UMA、HSA/hUMA、
到SAM都在試圖發展不同架構整合,
蘋果那個M1 PRO跟M1 MAX裡面用的技術就是UMA
https://youtu.be/UalLhHQrhk8
所以,即便大小核近期A家沒出過,
混合式架構、異質核心等類似的概念早就運用在不同時空、不同領域裡面。
※ 引述《oppoR20 (發情豹紋)》之銘言
: AMD談混合架構處理器,避免英特爾在AVX-512所犯的錯誤,走自己的大小核道路
: https://www.expreview.com/88652.html
: —
: 上個月,AMD高級副總裁兼首席技術官Mark Papermaster接受了媒體的採訪,確認AMD的混合
: 架構處理器會出現在消費級市場上,將在適當的時候公佈更多的資訊。這也是傳出AMD引入
: 大小核設計後,官方首次確認該資訊。
: 在Computex 2023期間,TomsHardware來到了當地的辦公室,觀看了Ryzen AI演示,並向AMD
: 副總裁兼客戶渠道業務總經理David McAfee再次瞭解了混合架構處理器的情況。
: https://i.imgur.com/c1417nZ.jpg
: AMD看來,可以為某些類型的AI推理任務負載提供了優勢,而且比能效核心更有用。不過這
: 樣的設計的重點和難點是將不同的人工智慧任務負載引導到正確類型的核心,以提取最佳性
: 能和功率效率。
: 此前英特爾在Alder Lake,性能核心支援AVX-512,但能效核心不支援,最終強制停用了AVX
: -512,不但讓晶片失去了一項特性,而且浪費了寶貴的晶片面積。David McAfee表示,兩種
: 性能和效率截然不同的核心,在ISA支援和IPC等方面都存在不同,考慮到各方面的因素,這
: 並不是AMD所選用的方法。
: David McAfee認為,保持工作任務可以在任何核心上運行的一致性,具有巨大的優勢。AMD
入
: 大小核設計後,官方首次確認該資訊。
: 在Computex 2023期間,TomsHardware來到了當地的辦公室,觀看了Ryzen AI演示,並向AMD
: 副總裁兼客戶渠道業務總經理David McAfee再次瞭解了混合架構處理器的情況。
: https://i.imgur.com/c1417nZ.jpg
: AMD看來,可以為某些類型的AI推理任務負載提供了優勢,而且比能效核心更有用。不過這
: 樣的設計的重點和難點是將不同的人工智慧任務負載引導到正確類型的核心,以提取最佳性
: 能和功率效率。
: 此前英特爾在Alder Lake,性能核心支援AVX-512,但能效核心不支援,最終強制停用了AVX
: -512,不但讓晶片失去了一項特性,而且浪費了寶貴的晶片面積。David McAfee表示,兩種
: 性能和效率截然不同的核心,在ISA支援和IPC等方面都存在不同,考慮到各方面的因素,這
: 並不是AMD所選用的方法。
: David McAfee認為,保持工作任務可以在任何核心上運行的一致性,具有巨大的優勢。AMD
入
: 大小核設計後,官方首次確認該資訊。
: 在Computex 2023期間,TomsHardware來到了當地的辦公室,觀看了Ryzen AI演示,並向AMD
: 副總裁兼客戶渠道業務總經理David McAfee再次瞭解了混合架構處理器的情況。
: https://i.imgur.com/c1417nZ.jpg
: AMD看來,可以為某些類型的AI推理任務負載提供了優勢,而且比能效核心更有用。不過這
: 樣的設計的重點和難點是將不同的人工智慧任務負載引導到正確類型的核心,以提取最佳性
: 能和功率效率。
: 此前英特爾在Alder Lake,性能核心支援AVX-512,但能效核心不支援,最終強制停用了AVX
: -512,不但讓晶片失去了一項特性,而且浪費了寶貴的晶片面積。David McAfee表示,兩種
: 性能和效率截然不同的核心,在ISA支援和IPC等方面都存在不同,考慮到各方面的因素,這
: 並不是AMD所選用的方法。
: David McAfee認為,保持工作任務可以在任何核心上運行的一致性,具有巨大的優勢。AMD
----
Sent from BePTT on my Xiaomi M2103K19G
--
推
推
推
雖然知道孔乙jim是想來臭我啦
但還是推 順帶一題你修掉別人推文了
我的推文怎不見了 不過認真科普
還是補個推
e core省電?
我記得之前有人過E核根本沒辦法省到電,
因為windows還是優先使用P core
推
啊啊啊啊,抱歉,手機修文可能記憶成舊
的版本
也不是要臭你啦,我是想講一下i的問題
在哪
我還是覺得intel P/E調度怪怪的 最後
就關掉Cstate 避免奇怪的的lag spike
A或贏
推y
e-core好像是為了整體省電
但實際的效能電耗並不好看 應該是醬?
推
真專業
大小核理想是大事用大核,小事用小核
不過目前Windows判斷啥都是大事就都往
大核丟
AMD學聰明沒搞專用電路256*2直接處理掉不
然也是爆肥
其實也就當初zen1的時候支援AVX2一樣的方
式
沒有絕對理想的調度,是小事還是大
事對每個用戶每次使用都不同,效能
給前台還是後台也都情況不一,能做
的就是不購買這些大小核(13 14代)
、異構產品(7900x3d 7950x3d)
我覺得主要是IA能不能推出多樣化產品給
使用者選擇,畢竟異構大小核的確有其優
勢,但不是所有人都需要,這時就能推出幾
個非異構或大小核產品給使用者做選擇,
而不是強塞給大家沒必要的產品,像7800X3
D就不錯
可以不用,不能沒有的原則之下一定都塞
進去(?)
樓上 littlefish 要是用手機怎麼辦
塞一堆垃圾E core還是垃圾
52
[情報] 10 代慘成過渡產品!? Intel 11代10月開售【豬隊友泄密】10 代慘成過渡產品!? Intel 第 11 代 Core 處理器 10 月開售 -- Intel 第十代 Core 系列 Comet Lake-S 桌面級處理器將會在 5 月 20 日正式賣街, Comet Lake-S 系列提升至最多 10 核心,而 Core i3、i5、i7、i9 系列更全線支援45
[情報] 前 Intel 工程師評論現在的困境原始影片: Hacker News 討論: tl;dr 版: 他之前在 Intel 參與 Pentium3 到 core i 的設計,目前已離職 投影片中提到幾件事:23
[情報] Ryzen7000麻煩的不是i9而是大小核完美i5AMD即將於9月推出Ryzen 7000系列處理器,升級5nm製程Zen 4架構 還支援DDR5及PCIe 5.0。然而此次它要競爭的對手有點麻煩 主要是Intel採用了混合式架構之後,效能核心、效率核心的搭配方式太靈活了。 AMD於多核心上的性價比可以追溯至10年前的Bulldozer時代 最近幾年的Ryzen處理器中,更是憑藉小晶片設計將多核心優勢發揚光大19
[閒聊] Intel Architecture Day 2021Alder Lake, Golden Cove, and Gracemont Detailed Intel Thread Director - CPU有硬體幫忙排程序到大,小核。需要Win11 Golden Cove- 大核 AVX512被關掉,大小核指令一致。 這一代只有server才有AVX51219
[情報] 12代Intel犧牲Ecore小核可獲得AVX512指令剛解禁的第 12 代 Intel Core 處理器,預設上以 P-core 與 E-core 進行混合運算 並且預設上關閉 P-core 的 AVX512 指令,而目前得知 ASUS、ASRock 的 Z690 主機板 可通過 BIOS 來啟用此指令。 只不過,對於一般電腦、遊戲使用下,根本用不到 AVX512 指令 因此經過詢問 Intel 得到以下對於預設關閉 AVX512 指令的說明。17
[情報] Intel公開AlderLake核心ECore會關AVX512Intel 近日釋出了 Alder Lake 開發人員指南,在上面公開了一些之前沒有釋出的相關資 訊 包括大致的 SKU 以及指令集支援情況,因為 Alder Lake 是由 Golden Cove (P-Core)和 Gracemont (E-Core) 兩種不同架構的核心所組成的,所以它與以往的處理器相比會有更多不同的核心組合。15
[情報] AVX512指令集終於滿血11代Core8核穩 4.8G與AMD處理器相比,Intel在高性能計算上有個殺手鐧,那就是AVX-512指令集 它可以讓浮點性能提升數倍,之前主要用於XEON 現在10代Core行動版、11代Core行動、桌上型也開始支援 然而AVX-512指令集有個很尷尬的地方,那就是一旦使用了這個指令集 往往會因為功耗較高而導致CPU大幅降頻。X
[情報] Intel曝光32核IceLakeSP擊敗64核AMD EPYCIntel已經發布了其下一代Ice Lake-SP Xeon Platinum 處理器的新性能數字 並將其與AMD的第二代EPYC Rome處理器進行了比較 Intel表示擁有更新核心架構的Ice Lake Xeon處理器將比上一代Cascade Lake Xeon處理 器提供18%的IPC提升 從而使其擁有與AMD高核數CPU產品競爭的能力。13
[情報] i皇打算在硬體上隱藏12代的AVX512指令集Intel打算進一步限制12代酷睿的AVX-512,接下來會從硬體上隱藏這指令集 -- 關於Intel第12代酷睿處理器對AVX -512指令集的支援情況,其實挺讓人迷惑的,Alder Lake處理器裡面有Golden Cove和Gracemont兩種核心,其中Golden Cove在硬體上是支援