[情報] AMD:走自己大小核道路防i皇AVX512的錯
AMD談混合架構處理器,避免英特爾在AVX-512所犯的錯誤,走自己的大小核道路
https://www.expreview.com/88652.html
—
上個月,AMD高級副總裁兼首席技術官Mark Papermaster接受了媒體的採訪,確認AMD的混合架構處理器會出現在消費級市場上,將在適當的時候公佈更多的資訊。這也是傳出AMD引入大小核設計後,官方首次確認該資訊。
在Computex 2023期間,TomsHardware來到了當地的辦公室,觀看了Ryzen AI演示,並向AMD副總裁兼客戶渠道業務總經理David McAfee再次瞭解了混合架構處理器的情況。
https://i.imgur.com/c1417nZ.jpg
目前AMD在Ryzen 7040系列APU上內置了AI加速器引擎,已經是一種另類的混合架構設計。在AMD看來,可以為某些類型的AI推理任務負載提供了優勢,而且比能效核心更有用。不過這樣的設計的重點和難點是將不同的人工智慧任務負載引導到正確類型的核心,以提取最佳性能和功率效率。
此前英特爾在Alder Lake,性能核心支援AVX-512,但能效核心不支援,最終強制停用了AVX-512,不但讓晶片失去了一項特性,而且浪費了寶貴的晶片面積。David McAfee表示,兩種性能和效率截然不同的核心,在ISA支援和IPC等方面都存在不同,考慮到各方面的因素,這並不是AMD所選用的方法。
David McAfee認為,保持工作任務可以在任何核心上運行的一致性,具有巨大的優勢。AMD很熟悉Windows系統的調度方式,對於如何合理地進行任務引導也很成熟了,選擇使用同一種機制,可以讓核心的能力更加一致。AMD對英特爾的做法進行了研究,認為其運作方式帶來了很多複雜的問題,所以不會選擇相同的道路。
顯然AMD在混合架構上,會選擇與英特爾不同的道路,至於最終實際效果如何,還有待時間和基準測試的證明。
—
感謝i皇負責當白老鼠 把錯誤示範一遍 讓後人能享福XDDDD
AMD這說法很明顯了 他們的混合架構不會像i皇那種完全不同的核心結合 那會是怎麼改動?
之前曝光的大核7~8W 小核5W 這樣究竟是怎麼實現的?這個就等之後發表解密了
至於AMD表示很熟悉Windows的調度嘛…還有待商榷啦
看看7950X3D的調度我是不怎麼覺得啦XDDD
之前印象中i皇大小核部分調度坐在核心內 AMD應該也會採用吧?
—
https://i.imgur.com/p7gPkkH.jpg https://i.imgur.com/6E5wLY2.jpg
--
這樣你7950X3D不就打臉這說法了
nv給amd抄幾年了 結果還不是這樣
算了吧 amd連驅動和bios都搞不定
AGESA 1.0.0.9是要啥時才出?
本篇甚至沒有提到顯卡
大概你水桶的時候就會出了 很快
更別提還有電壓也搞不定
犯不一樣的錯
真的 每次抄的東西都還好 但生出一
堆其他bug
消費者都是有眼睛的 看今年amd桌面
端多慘 把ZEN3優勢吐回去
真的不用抄 塞更多大核就好
不走錯的路X,原地踏步O
我是不是只要讓大濕自爽就好了 反正他沒
多久又會在水桶咕嚕咕嚕
i家沒得吹,扯N家,真好笑
女生求婚兩次 可喜可賀
79x3D那種半套的感覺也是在試 只是失敗
就是了
全套爽度還是比半套好
avx512讚,但你amd的xdna ai加速器,只有
某些(phoenix)cpu才有,AMD的回力標也是
怎麼明明是CPU的文 又是同一個人扯NV
有名的。嘲笑8gb vram,馬上出8gb卡打自己
星空跟oop都來了,下面換aegis
i皇的VPU起碼MTL之後是標配,xdna什麼時候
才會標配?
乖啦MTL先生出來再說
i皇先解決1代架構用3代的問題吧,喔不,搞
不好是3+++代
請問A黑是在這串報到嗎
架構用三代小事,但那個intel4到底什麼時
後才能出來見人比較大條
MTL早就出來了,wccftech在computex偷偷去
去什麼你倒是說完ㄚ
i社:窩現在有大中小核
MSI那測es2版的MTL筆電。9月宣佈應該10月
上市吧。MTL的筆電是滿地飛,vpu的性能都
MTL年底會出,還有神奇的三種核
我比較好奇現在誰的話能聽
測的差不多了。SD跑得還不錯,Adobe全家
桶會用的蠻兇的。現在就看Llama.cpp什麼
我也有看到MTL的新聞 不知為何一堆
人在那唱衰說不會出
時候會支援,Intel還沒放文件出來,只有
就算桌電不出 筆電也會出
SDK。不優
而且桌電端很明顯優勢很大 更不用
個人對MTL在筆電市場是存正面看法的
說可能9月就要出RTL Refresh
直接奠定桌面端市場老大的地位
7nm(intel 4)+6nm(GG)+5nm(GG)的膠水核心
應該是會有些施展空間
amd的x3d就算再強 這次燒毀事件的
後續處理真的太慢 整個大傷
RTL Refresh就不期不待啦,現在桌機CPU市
現在各家都在黏膠水 看哪一家能更
穩定
場已經開始醞釀價格戰了
價格戰對user來說算是好事一樁
真的 這是我很樂意看到的結果
我決定直接無視大濕了 真是傷眼 別人好
好討論他在跪舔 不知道是不是i皇叫他吹
後續大家在意的應該還是價格戰。RTL Re
應該就出來當神主牌,但是不會有太多關注
RTL Refresh另一大優勢應該是主機板吧
但現在似乎各家也開始蠢蠢欲動推新版了
對,的確在主板會有優勢。但是目前D4的板
子開始漸漸叫不到貨了
我在猜是因為新版要推了吧 7星已經有II
曝光了
應該是,推新的就停舊的。便宜的板子又不
容易找了
猜是類似ARM的超大核跟大核
兩個I粉一搭一唱互吹 這畫面太美
救救那糞到笑的財報好嗎
簽名檔484第一張最後一張重複
老早就加進黑名單了,眼不見為淨
內文有兩張重複了
今天有點忙 有空再修改內文
有去台北電腦展的都知道MTL已經進入QS
階段
蘇嬤可能像i皇一樣在晶片上多放個MCU
,不過AVX512的確說到痛點
請問提財報跟提N家的算不算同一種咖?
2022年全線潰敗,趕快把Jim找回去研發下
一代CPU才是正經
明明是rpl refresh,一個打錯後面全錯是在
11
[情報] 打倒英特爾霸權!AMD遭爆料 這款CPU將用打倒英特爾霸權!AMD遭爆料 這款CPU將用台積電3奈米 18:352021/11/05 中時新聞網 呂承哲 美國半導體巨頭英特爾日前發布第 12 代 Intel Core 處理器,由自家的Intel 7 製程, 首次打造全新效能混合架構,最強遊戲處理器 i9-12900K台灣售價已經由原價屋公布,為30
[情報] AMD真有大小核Zen4+Zen4c珠聯璧合Zen5也Intel 12/13代Core用上了俗稱大小核的混合架構,雖然褒貶不一,但效果確實不錯 AMD這邊早就有傳聞稱也會上大小核設計,甚至已經申請了相關技術專利 傳聞稱未來的Zen5會搭檔精簡版的Zen4D,但一直沒有確鑿證據。 現在分佈式計算項目MilkyWay@Home的資料庫裡,出現了一款特別的AMD處理器樣品 編號100-000000931-21_N,隸屬於新的Family 25 Model 120 Stepping 0,對應著Zen4家23
[情報] Ryzen7000麻煩的不是i9而是大小核完美i5AMD即將於9月推出Ryzen 7000系列處理器,升級5nm製程Zen 4架構 還支援DDR5及PCIe 5.0。然而此次它要競爭的對手有點麻煩 主要是Intel採用了混合式架構之後,效能核心、效率核心的搭配方式太靈活了。 AMD於多核心上的性價比可以追溯至10年前的Bulldozer時代 最近幾年的Ryzen處理器中,更是憑藉小晶片設計將多核心優勢發揚光大21
[情報] Zen 4 (Dense)基礎架構上減少快取並降頻傳言 Ryzen 8000 系列代號 Strix Point 的 APU 將會採用與 Intel 類似的大小核心架 構 用上 Zen 5 + Zen 4D,並採用 3nm 製程製造 不過 Zen 4D 架構的訊息並不多,但做為小核心是一定的。 最近 Moore’s Law Is Dead 分享了 Zen 4D 的內核細節,Zen 4D 將是重新設計的 Zen15
[情報] 如果 AMD 也支援 AVX-512 指令集會發生原文標題:如果 AMD 也支援 AVX-512 指令集會發生什麼事? 情報來源:TechNews 原文網址: 最近有國外媒體報導某 Twitter 爆料大神,透露 AMD 下世代 Zen 4 核心,將支援 AVX- 512 指令集和人工智慧深度學習常用的 bfloat16 浮點格式(接著是 EPYC 核心數會從 6415
[情報] AMD Zen5+Zen4D大小核可能混合三種製程?Alder Lake 12代Core在x86主流領域首發俗稱大小核的混合架構 而根據曝料AMD Zen5、Zen4D也會組合在一起。根據硬體曝料高手@Greymon55的最新說法 AMD Zen5架構的桌上型Ryzen產品代號Granite Ridge 將採用3nm、6nm兩種製程,其中3nm自然對應CCD計算部分 6nm則對應IOD輸入輸出部分,還是小晶片設計X
[情報] Intel曝光32核IceLakeSP擊敗64核AMD EPYCIntel已經發布了其下一代Ice Lake-SP Xeon Platinum 處理器的新性能數字 並將其與AMD的第二代EPYC Rome處理器進行了比較 Intel表示擁有更新核心架構的Ice Lake Xeon處理器將比上一代Cascade Lake Xeon處理 器提供18%的IPC提升 從而使其擁有與AMD高核數CPU產品競爭的能力。12
[情報] 有傳言稱AMD Milan-X將採用堆疊式晶片,X有傳言稱AMD Milan-X將採用堆疊式晶片,X3D封裝技術 Ted_chuang Ted_chuang · 2021-05-25 AMD早在2020年3月就透露正在開發其X3D Packing技術,該技術將採用混合2.5D和3D設計 。今天Patrick Schur透露了一個可能與此技術相關的代號。最早擁有堆疊晶片的AMD產品 可能是Milan-X,它可能擁有Zen3核心。10
[情報] AMD Zen 5 桌上型APU 代號Strix Point有關AMD下一代採用Zen5的Strix Point Ryzen桌上型CPU和APU的首批詳細訊息已發佈在網 上 似乎Zen4的後繼產品在消費類CPU和APU系列產品上都將發生重大變化。 Moepc報導的指出,雖然預計明年採用Zen4的Phoenix APU將用於桌上型和行動平台 但下一代Zen 5 APU已經處於早期的設計和開發階段